Бази даних


Наукова періодика України - результати пошуку


Mozilla Firefox Для швидкої роботи та реалізації всіх функціональних можливостей пошукової системи використовуйте браузер
"Mozilla Firefox"

Вид пошуку
Повнотекстовий пошук
 Знайдено в інших БД:Реферативна база даних (3)
Список видань за алфавітом назв:
A  B  C  D  E  F  G  H  I  J  L  M  N  O  P  R  S  T  U  V  W  
А  Б  В  Г  Ґ  Д  Е  Є  Ж  З  И  І  К  Л  М  Н  О  П  Р  С  Т  У  Ф  Х  Ц  Ч  Ш  Щ  Э  Ю  Я  

Авторський покажчик    Покажчик назв публікацій



Пошуковий запит: (<.>A=Shatnyi S$<.>)
Загальна кількість знайдених документів : 2
Представлено документи з 1 до 2
1.

Tymoshchuk P. 
A hardware implementation of neural circuit of maximal/minimal value discrete-time signal identification [Електронний ресурс] / P. Tymoshchuk, S. Shatnyi // Вісник Національного університету "Львівська політехніка". Комп’ютерні системи проектування. Теорія і практика. - 2015. - № 828. - С. 27-34. - Режим доступу: http://nbuv.gov.ua/UJRN/VNULPKSP_2015_828_7
Надано апаратну реалізацію на базі програмованої користувачем вентильної матриці (ПКВМ) нейронної схеми, призначеної для ідентифікації K максимальних за значенями серед N невідомих дискретизованих сигналів, де 1 <= K << N. Схема має низьку обчислювальну складність і складність схемотехнічної реалізації, високу швидкість опрацювання сигналів, здатністю обробляти сигнали з довільного скінченного діапазону, властивість збереження впорядкованості сигналів, а також відсутність потреби скидання та необхідної для цього схеми, що додатково підвищує швидкість опрацювання сигналів. Описано апаратну реалізацію схеми на основі ПКВМ. Пояснено структуру ПКВМ, а також її VHDL кодування. Наведено приклад моделювання, який демонструє ефективність схеми.
Попередній перегляд:   Завантажити - 363.3 Kb    Зміст випуску    Реферативна БД     Цитування
2.

Shatnyi S. 
Hardware implementation design in labview of fuzzy art based partially parallel clustering system [Електронний ресурс] / S. Shatnyi, P. Tymoshchuk // Вісник Національного університету "Львівська політехніка". Комп’ютерні системи проектування. Теорія і практика. - 2016. - № 859. - С. 68-72. - Режим доступу: http://nbuv.gov.ua/UJRN/VNULPKSP_2016_859_13
Наведено проект схемотехнічної реалізації частково паралельної системи кластеризації, яка заснована на нечіткій теорії адаптивного резонансу, на програмованих логічних інтегральних схемах із реконфігурованою обчислювальною архітектурою. Вибирати категорію та резонанс пропонується паралельно, зокрема паралельно обчислювати функції вибору. Крім цього, для обчислення найбільших значень функцій вибору замість Winner-Takes-All комірки пропонується використовувати паралельні ранжувальні фільтри, що базуються на нейронних схемах типу K-Winners-Take-All. На додаток, так звану умову подібності також пропонується провіряти у паралельному режимі. Отже, повторювальні послідовні процеси вибору категорії та резонансу можна замінити на один паралельний процес. Це дасть змогу скоротити час обчислень, необхідний для кластеризації.
Попередній перегляд:   Завантажити - 648.634 Kb    Зміст випуску    Реферативна БД     Цитування
 
Відділ наукової організації електронних інформаційних ресурсів
Пам`ятка користувача

Всі права захищені © Національна бібліотека України імені В. І. Вернадського